【学术科研】处理器芯片全国重点实验室论文获得FPL 2023最佳论文奖

  在2023年的FPGA领域顶级会议FPL (International Conference on Field Programmable Logic and Applications) 上,中国科学院计算技术研究所处理器芯片全国重点实验室的论文《Co-ViSu: a Video Super-Resolution Accelerator Exploiting Codec Information Reuse》获得FPL2023最佳论文奖。这是中国大陆研究团队首次获得FPL会议最佳论文奖,同时也是首位华人一作及通讯作者获得 ‘Stamatis Vassiliadis Award’。该项工作由鄢贵海研究员指导博士生樊海爽等完成,其他作者包括吴婧雅、卢文岩、李晓维。论文第一作者博士生樊海爽在会上做口头报告。

 

  Co-ViSu是一个针对压缩域视频超分辨率任务的FPGA加速引擎。视频分辨率是将低分辨率视频转化成高分辨率的任务,其在视频流服务、AV/VR、医学以及军工等领域都有重要的应用,与CNN相比其面临着计算复杂度和内存带宽需求更高的特点。本文提出的Co-ViSu首次在FPGA上协同设计实现视频编解码器和DNN加速器,通过复用视频压缩域编码信息,Co-ViSu极大地提高了视频超分系统的吞吐和能效,可支持280FPS的1080P到4K超分计算,相比于现有最高的SOTA方案吞吐量高2.1倍,能效比提升4.2倍。Co-ViSu协同设计方案可以很好地扩展到诸如视频分割、物体跟踪以及视频检测等视觉任务中。
  FPL会议是可编程逻辑和可重构计算领域历史最悠久、最大的国际会议,也是该领域的顶级会议之一,主要收录可重构架构设计、应用、嵌入式处理、设计自动化等方向的研究工作。第33届FPL会议由瑞典查尔姆斯理工大学主办,本届会议的Full-paper录用率为23.7%。